Процессоры "Мультикор"

«МУЛЬТИКОР» — многопроцессорные «системы на кристалле» на базе библиотеки IP-ядер АО НПЦ «ЭЛВИС»

Процессоры «Мультикор» — это однокристальные программируемые многопроцессорные «системы на кристалле» на базе библиотеки IP-ядер платформы «Мультикор», разработанной в АО НПЦ «ЭЛВИС».

Процессоры серии «Мультикор» сочетают в себе лучшие качества двух классов приборов: микроконтроллеров и цифровых процессоров обработки сигналов (DSP), что позволяет решать в рамках ограниченных габаритов одновременно обе задачи: управления и высокоточной обработки информации, включая сигналы и изображения.

В состав серии «Мультикор» входят:

Информация о микросхемах серии представлена в таблице 1.

Таблица 1. Цифровые сигнальные процессоры «Мультикор»

Микросхема

1892ВМ3Т

1892ВМ2Я

1892ВМ5АЯ

1892ВМ10Я

1892ВМ7Я

Технология изготовления, мкм

0,250,250,250,130,13

Размер кристалла, мм x мм

10x1010x1012,3x12,68,8x9,511,7x11,9

Интеграция, млн. транзисторов

~18~18~26~50~81

Корпус

PQFP240HSBGA292HSBGA416HSBGA400HSBGA765

Многопроцессорная MIMD-архитектура

2 процессора: RISCore32 + ELcore-142 процессора: RISCore32 + ELcore-243 процессора: RISCore32 + 2 x ELcore-263 процессора: RISCore32 (c FPU) + 2 x ELcore-305 процессоров: RISCore32 (c FPU) + 4 x ELcore-28

Рабочая частота

8080100250200

Пиковая производительность, MFLOPs, 32 бит

2404801 2004 0006 400

В качестве процессорных блоков используются следующие типы IP-ядер из библиотеки платформы «Мультикор»:

  • процессорные RISC-ядра с архитектурой MIPS32, выполняющие функции центрального процессора системы CPU (Central Processing Unit);

  • высокопроизводительные ядра процессоров-акселераторов для цифровой обработки сигналов (DSP — Digital Signal Processing) с плавающей/фиксированной точкой ELcore-xx (ELcore = Elvees's core).

Архитектура микросхем «Мультикор» по организации потоков данных и инструкций поддерживает пиковую производительность на большинстве задач обработки сигналов/изображений реального времени. Это обеспечивается малым количеством стадий процессорного конвейера, а также наличием многоканального интеллектуального контроллера DMA с поддержкой режимов самосинхронизации ресурсов микросхемы и 32/64-разрядного по данным порта внешней памяти.

Рус|En